Xilinx (זיילינקס), ספקית עולמית מובילה של פתרונות מתכנתים לרכיבים דיגיטליים (FPGA), הוציאה את חבילת ה- Design Suite 13.2המספקת תמיכה עבור המשפחות מסדרה 7 בטכנולוגיית 28 ננונמטר, לרבות התקן ה-Virtex®-7 VX485T שהושק באחרונה בשוק. בנוסף, מספקת הגרסה החדשה של סוויטת התכנון ISE שיפור ביצועים של עד 25% בתכנונים המיועדים להתקני Virtex-7 2000T, ה-FPGAs בעלי הצפיפות הגדולה בתעשייה הבנויים בעזרת טכנולוגיית Silicon Interconnect.
תוכנת ה-ISE החדשה כוללת גם שיפורים ל- PlanAhead™, כלי הניתוח והתכנון, עם תמיכה ברה-קונפיגורציה חלקית של FPGAs Virtex-7 ו-Kintex™-7 וסביבת ניהול פרויקטים משולבת, מסוג front-to-back, לשיפור הפרודוקטיביות בתכנונים המיועדים ל-Spartan®-6 FPGAs, Virtex-6 FPGAs, כמו גם למקבילות שלהם בתחום הביטחון והצבא, וכן כל שלוש המשפחות בסדרה 7, לרבות תמיכה חלקית עבור משפחת ה-Artix™-7 המוצעת בעלות נמוכה.
סוויטת התכנון עטורת הפרסים ISE מספקת למתכננים את הכלים הנחוצים להם כדי לעבוד על תכנון בצוותים גלובליים וליהנות ממשוב מהיר על שיקולי תכנון מרכזיים, נהלי עבודה מוכחים למיטוב הספק נמוך תוך שימוש בכלי ה-XPower Estimator והפחתת הספק דינמית בעזרת חסימת שעון חכמה – ואל כל אלה ניתן לגשת דרך הכלי PlanAhead.
הכלי PlanAhead התגבש לכדי סביבת פיתוח מקיפה המאיצה את זמן התחלת הייצור עם סביבת front-to-back משולבת הכוללת ניתוח תכנון בכל שלב ושלב במחזור התכנון – פיתוח RTL, אינטגרציית IP, אימות, סינתזה, השמה וניתוב. התוצאה הסופית היא התמזגות מהירה סביב צריכת ההספק, ניצול משאבים וביצועים, וכל זאת עם פחות אינטראקציות תכנון גוזלות זמן.